电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC646M000DGR

产品描述LVPECL Output Clock Oscillator, 646MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC646M000DGR概述

LVPECL Output Clock Oscillator, 646MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC646M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率646 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TJA1050 高速CAN收发器
TJA1050 高速CAN收发器本文很详细的介绍了高速CAN收发器的另一个芯片的做法用TJA1050...
rain 模拟电子
COCOFLY 教程 ——疯壳无人机·系列·快速上手·【5】遥控器固件烧写
468204 遥控器固件烧写 遥控器固件烧写 这里的固件是指源代码编译出来的Hex或者Bin文件,其中Hex是十六进制文件、Bin是二进制文件。如下图所示为遥控器代码编译出来的Hex文件。468205 ......
小壳壳 编程基础
硕士论文-无位置传感器的BLDC控制系统研制
无位置传感器的BLDC控制系统研制...
lorant 传感器
FPGA是否可以对PC输出的VGA信号进行处理?
想利用FPGA对电脑输出的VGA信号进行处理,得到480*272分辨率VGA信号或数字信号。 最想要实现的功能是对分辨率进行处理,得到480*272的...
lj825655461 FPGA/CPLD
这篇文章讲430的存储器结构讲的很清楚。和大家分享一下
这篇文章讲430的存储器结构讲的很清楚。和大家分享一下MSP430单片机存储器结构 MSP430 内部存储器的类型有:程序存储器 FLASH、数据存储器 RAM、外围模块寄存器、特殊功能寄存器。典型微型计 ......
jxndcl301 微控制器 MCU
下位机怎样组建数据帧经以太网控制器(我用RTL8019AS)发送才能被上位机socket接收?
具体是这样的:我下位机编写了UDP协议的以太网协议帧向电脑发送,SPYNET网络嗅探器可以收到,可是TCP/UDP socket调试工具却收不到,是怎么回事啊?下位机怎样组建数据帧经以太网控制器(我用RTL ......
ic50ic 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1241  1794  2620  1827  2254  20  2  19  9  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved