电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA886M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HA886M000DGR概述

CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA886M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率886 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
产业乱弹之布线
一场大戏开演…… 西蒙:布线市场的“无冕之王”,金融、证券行业的最爱,因其优质、高价而曲高和寡,一骑绝尘,往往委屈地沦落为项目中的陪标“大王”(被迫!无奈!)。近年来价格政策有所松 ......
fish001 工业自动化与控制
netcf2.0 c#里调用c++的dll,怎么获取其中的自定义消息
做一个条码扫描设备的程序,设备是wince5.0的,厂商提供的sdk是eVC的,可是用eVC开发不太熟练,想直接把dll引入到c#里。 现在在C#里已经通过调用dll成功打开扫描硬件,eVC中是通过windows消 ......
100mdppp 嵌入式系统
ADI在线座谈会PCB问答精选
主题:PCB(印制电路板)布局布线指南 MCU自带ADC或DAC的情况下,AGND和AVDD如何接,MCU的AGND管脚是接模拟地还是数字地,同理MCU的AVDD呢? AGND接模拟地平面,模拟地平面 ......
ch0721 PCB设计
各位,请教一个问题,内存数据总线宽度(16/32)对CE有影响吗?非常感谢您!!
我有同样的两块开发板,所有硬件除了内存以外都相同。两块板子的内存大小都是64M,唯一的区别是内存数据总线宽度,一块是32bit的,一块是16bit的。 但是很奇怪,根据硬件的不同,无非是在bo ......
luoxinmjun520 嵌入式系统
fpga设计的方方面面注意事项
设计注意!...
80后 FPGA/CPLD
[红包请教]Linux内核进入串口控制台后输出乱码
本帖最后由 wiin 于 2021-11-5 15:27 编辑 内核态阶段,printk打印信息正常。 挂载根文件系统后(在其他板子上测试过,是可以运行的根文件系统),出现乱码。 自己编写的串口驱动程序 ......
wiin Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1858  418  1100  291  1974  40  39  22  8  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved