电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA816M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 816MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HA816M000DGR概述

CMOS/TTL Output Clock Oscillator, 816MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA816M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率816 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
811学习心得循迹小车
拿到811也快一个月了,可我的心得还没写完800字呢,这不又来凑字数来了,奋斗了两周,我基于811控制的循迹小车终于基本完成了,先说说我的硬件部分吧,买了一个车底盘,电机驱动和传感器部分自 ......
zw357234798 微控制器 MCU
Altera USB Blaster下载器DIY启动
有兴趣的请进啦? 买一个次点的USB Blaster都要四五十。性能好点的要上三位数的,所以想自己做做。有兴趣的可以进来哈。到时统计一下,要要的可以便宜哦。。。...
shilaike FPGA/CPLD
【学习心得】+DLP 老电影的记忆,你还有多少?
今天看了DLP的课程,感叹现在投影技术的发展迅速。想当年,咱们村里看个电影可都是件大事!有多少人还记得当初搬着凳子到处赶场子的情景?恰巧今天在网上看到一个老爷子当年做公社电影放映员的 ......
DMC TI技术论坛
windows mobile中CString长度问题!
为什么在wince中CString的长度只有1024呢,有没什么办法可以突破这个限制呢? 在网上搜索了下没有找到结局方法,有知道的麻烦给我说下 ,谢谢了。...
liongt 嵌入式系统
OpenMV升级,开始使用M7芯片了
支持MicroPython的OpenMV又升级了,开始使用COtex-M7芯片了,可以使用更高分辨率的图像。 270115 https://openmv.io/ ...
dcexpert MicroPython开源版块
收一个 LPC1549官方的开发板
有没有闲置的NXP 的LPC1549的开发板,求购一个LPCXpress。 最好能支付宝交易 180210 ...
rain_noise 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2874  2912  1982  367  1159  58  59  40  8  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved