电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA878M000DGR

产品描述LVDS Output Clock Oscillator, 878MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA878M000DGR概述

LVDS Output Clock Oscillator, 878MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA878M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率878 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[转]华为海思是怎样炼成的?
本帖最后由 jameswangsynnex 于 2015-3-3 19:53 编辑 从法国巴黎拿着试用版的华为P7回国至今已有时日,也用上了移动4G,给我整体的感觉还是相当不错的,这和当年我给移动3G配三星手机做友好用 ......
azhiking 消费电子
如图对不对
602354 这个简单的运放电路对吗?双电源供电,上面的永远输出正的,下面的永远输出负的。 找了块电路板借用了运放的封装,其它器件就是依据这个图跳线的,结果不是正电源就是负电源,原理 ......
呜呼哀哉 模拟电子
PCB文件转换
亲人们,谁可以帮我把这些文件转成AD软件可以打开的元器件库,,因电脑配置不行,再装一个软件电脑卡到怀疑人生,哪位有现成软件的可以帮忙转成AD软件可以打开的封装库,万分感谢!!!! ...
xxhhzz PCB设计
DS18B20的N个问题彻底解决,感慨万千,写出来让大家共享。
问题: 1、有的DS18B20初始化困难,读数始终为85度。 2、温度读数不平滑,比如2次值:15度 25读的变化,而环境温度基本无变化。 3、系统中有DS18B20的时候频繁自动重启动。 解 ......
hxje_12 嵌入式系统
protell技术大全
protell技术大全...
wang7588038 PCB设计
什么叫云台?
其实云台就是两个交流电机组成的安装平台,可以水平和垂直的运动。但是要注意我们所说的云台区别于照相器材中的云台,。照相器材的云台一般来说只是一个三脚架,只能通过手来调节方位;而监控系 ......
黑衣人 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1954  121  2421  166  1146  56  24  11  17  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved