电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962H9475405VYA

产品描述OT PLD, 25ns, CMOS, CQCC28, CERAMIC, LCC-28
产品类别可编程逻辑    可编程逻辑器件   
文件大小275KB,共21页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962H9475405VYA概述

OT PLD, 25ns, CMOS, CQCC28, CERAMIC, LCC-28

5962H9475405VYA规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码QLCC
包装说明QCCJ,
针数28
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
其他特性10 MACROCELLS
最大时钟频率30 MHz
JESD-30 代码S-CQCC-J28
JESD-609代码e0
长度11.43 mm
专用输入次数11
I/O 线路数量10
端子数量28
最高工作温度125 °C
最低工作温度-55 °C
组织11 DEDICATED INPUTS, 10 I/O
输出函数MACROCELL
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
可编程逻辑类型OT PLD
传播延迟25 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度2.54 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
总剂量1M Rad(Si) V
宽度11.43 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT22VP10 Universal RAD
PAL
TM
Data Sheet
November 2000
FEATURES
q
High speed Universal RAD
PAL
- tPD: 15.5ns, 20ns, 25ns maximum
-
-
-
fMAX1: 33MHz maximum external frequency
Supported by industry-standard programmer
Amorphous silicon anti-fuse
q
Radiation-hardened process and design; total dose irradia-
tion testing to MIL-STD-883, Method 1019
- Total dose: 1.0E6 rads(Si)
- Upset threshold 50 MeV-cm
2
/mg (min)
- Latchup immune(LET>109 MeV-cm
2
/mg)
q
QML Q & V compliant
q
Packaging options:
- 24-pin 100-mil center DIP (0.300 x 1.2)
- 24-lead flatpack (.45 x .64)
- 28-lead quad-flatpack (.45 x .45)
q
Standard Military Drawing 5962-94754 available
q
Variable product terms, 8 to 16 per output
q
10 user-programmable output macrocells
- Registered or combinatorial operation
- Output driver polarity control selectable
- Two feedback paths available
q
Asynchronous and synchronous RAD
PAL
operation
- Synchronous PRESET
- Asynchronous RESET
q
Up to 22 input and 10 output drivers may be configured
- CMOS & TTL-compatible input and output levels
- Three-state output drivers
13
12
11
10
9
8
7
6
5
4
3
2
1
V
SS
Reset
PROGRAMMABLE ARRAY LOGIC
(132 X 44)
8
10
12
14
16
16
14
12
10
8
Preset
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
CP
V
DD
14
15
16
17
18
19
20
21
22
23
24
Figure 1. Block Diagram
1
Driver does not support code coverage 怎么解决
用cc2430DK(v2.1)仿真器下载程序时,总出现?Driver does not support code coverage 怎么解决...
zyhthinker 无线连接
EEWORLD大学堂----周立功 verilog
周立功 verilog:https://training.eeworld.com.cn/course/3952...
老白菜 FPGA/CPLD
IAR5.4+J_link V8调试stm32f103无法到达中断
8639086391图片上有文字描述void Bus_Init(void){ //-----------SPI------------- SPI_InitTypeDef SPI_InitStructure; RCC_APB1PeriphClockCmd(RCC_APB1Periph_SPI2,ENABLE); ......
worksnfkpynn99 stm32/stm8
28027DSP的新书,
本帖最后由 平湖秋月 于 2014-3-26 00:38 编辑 1、28027源码解读 2、基于固件的DSP开发及虚拟实现 这两本书都是采用新版CCS5.2~5.3+controlSuit开发模式写的, 以前所有有关DSP的书差不 ......
平湖秋月 微控制器 MCU
TI 11位的ADC,你听说过不?
HOHO 承认有些标题党,但是还不够标题。 就是今天看到了TI一个ADC 11位的、200MSPS,据说这样的可以在国内买到,不受管制的。 低功耗 11 位 200 MSPS ADC 系列,包括四通道 (ADS58C48)、 ......
soso 模拟与混合信号
【SynPlify技术问题】请教:综合网表中blackbox名字的问题
我有一个module a,a中只例化了b和c没有其余的逻辑,b和c通过条件编译二选一。synpliify在综合后的网表中采用a作为blackbox的名字,但是我希望用b或者c作为blackbox的名字。 有没有什么办法可以 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 249  1754  476  1922  2846  2  47  54  37  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved