电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB52M0000DGR

产品描述LVPECL Output Clock Oscillator, 52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB52M0000DGR概述

LVPECL Output Clock Oscillator, 52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB52M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率52 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【颁奖礼】WEBENCH设计大赛【幸运三重礼】获奖名单公布!
【扩散三重礼】参与WEBENCH设计大赛,轻松体验设计真谛! 感谢大家的热情支持与参与,我们先来看看在三重礼活动中哪些网友获得了奖品!:)(请大家在9月15日之前更新个人信息并跟帖告之,否者 ......
EEWORLD社区 模拟与混合信号
大热天就这么给折腾
小妹淘汰的旧电动自行车,折价不值钱,我要了(电池一年多,整车我给了300元,我开始以为是20A,其实是12A的,觉得也不算占了便宜,不过到底基本还能行走还是能用用),坐垫坏了,后来分析应该 ......
wangfuchong 聊聊、笑笑、闹闹
简单的电子温度计 新手上路请高手多提点意见
基于DS18B20的温度传感器,单片机采用EM78447,因为买了台EM的仿真器所以才采用其心片,采用4位的LED显示,保留小数点后1位. (新手上路力求完美,请高手多提意见)....
513643375 单片机
拼版尺寸设计简介
拼版尺寸设计简介...
lorant 无线连接
WIN CE移植MFC如何处理
请教一下windows应用程序移植到WIN CE,MFC可以直接移植吗?要做哪些改变,哪位大侠给我点意见或者参考资料,万分感谢! 注:我这个项目中只有一个子模块中用到了MFC编程,而且只包含一个界 ......
yuanyan 嵌入式系统
学模拟+《运算放大器噪声优化手册》读书笔记 NO.1
本帖最后由 dontium 于 2015-1-23 11:11 编辑 第一章主要介绍了噪声分析有时域、频域、及统计分析三种方法,时域表示法也就是我一般从示波器中直接观测到的波形,即噪声电压随着时间推移而 ......
dai277530706 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2821  932  230  1169  2542  12  37  39  23  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved