电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AA74M1758BGR

产品描述LVPECL Output Clock Oscillator, 74.1758MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550AA74M1758BGR概述

LVPECL Output Clock Oscillator, 74.1758MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550AA74M1758BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.63 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性100%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率74.1758 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
lm3s8962编译的问题
5765857659 57660 我已经把资源都放到项目文件夹下了,可是编译的时候还是找不到,求解答。...
yuanzhiqian 微控制器 MCU
总结嵌入式开发中的C语言知识点
分享本文,阐述嵌入式开发中需要了解的C语言知识和重点,希望每个读到这篇文章的人都能有所收获。 有人说C语言是非常简单的,也有人说学了十年还是没有学明白。事实上,编写优质嵌入式C程序 ......
可乐zzZ 编程基础
关于Udev 移植问题
我有一个编译好的kernel里面找不到 UDEV 我想移植一个! 我已经有了源代码 版本124 Makefile 里写的只能生成三个程序分别是:udevd, udevadm, test-udev 我怎样才能添加UDEV 我的 ......
ruanapple 嵌入式系统
请教一个电路图,
大家好,我最近在读一本模拟电子书,遇到了一个下面的电路图,这个是AB型放大器,书中讲述说流过二极管的电流与流过晶体管的电流一样,这个感觉理解不了,为什么会相等呢?多谢了! 599015 ......
youliketolearn 模拟电子
咨询一下MAIXM的测风仪
最近看到一个好玩的东东,MAXIM的测风仪 据说很好玩,但是我更感兴趣的是:这是一个纯粹的玩具,还是一个可以用来学习某些知识的一个电子产品。 我试图自网上搜一下这个东西的说明,但是 ......
tiankai001 单片机
51入门问题
51上如p3.4(T0),p3.5(T1) 当T0被当做内部定时器时,P3.4口还可以作为I/0口吗? 当T0被当做计数器时,p3.4就不能做为普通的I/0口了,对吗? 并且这两个定时器是互不相干的?...
ccqingzhi 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1059  871  2017  508  2801  32  17  7  33  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved