电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-9316802MXC

产品描述EE PLD, 15ns, 192-Cell, CMOS, CPGA160, CERAMIC, PGA-160
产品类别可编程逻辑器件    可编程逻辑   
文件大小464KB,共66页
制造商Altera (Intel)
下载文档 详细参数 全文预览

5962-9316802MXC概述

EE PLD, 15ns, 192-Cell, CMOS, CPGA160, CERAMIC, PGA-160

5962-9316802MXC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Altera (Intel)
零件包装代码PGA
包装说明PGA, PGA160M,15X15
针数160
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
其他特性192 MACROCELLS; CONFIGURABLE I/O OPERATION (3.3V OR 5V); 2 EXTERNAL CLOCKS; SHARED INPUT/CLOCK
最大时钟频率76.9 MHz
系统内可编程NO
JESD-30 代码S-CPGA-P160
JESD-609代码e4
JTAG BSTNO
长度39.624 mm
专用输入次数
宏单元数192
端子数量160
最高工作温度125 °C
最低工作温度-55 °C
组织0 DEDICATED INPUTS
输出函数MACROCELL
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装等效代码PGA160M,15X15
封装形状SQUARE
封装形式GRID ARRAY
电源3.3/5,5 V
可编程逻辑类型EE PLD
传播延迟15 ns
认证状态Not Qualified
筛选级别MIL-STD-883
座面最大高度5.34 mm
最大供电电压2.625 V
最小供电电压2.375 V
标称供电电压2.5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
宽度39.624 mm
Base Number Matches1

文档预览

下载PDF文档
MAX 7000
®
Programmable Logic
Device Family
Data Sheet
September 2005, ver. 6.7
Features...
High-performance, EEPROM-based programmable logic devices
(PLDs) based on second-generation MAX
®
architecture
5.0-V in-system programmability (ISP) through the built-in
IEEE Std. 1149.1 Joint Test Action Group (JTAG) interface available in
MAX 7000S devices
– ISP circuitry compatible with IEEE Std. 1532
Includes 5.0-V MAX 7000 devices and 5.0-V ISP-based MAX 7000S
devices
Built-in JTAG boundary-scan test (BST) circuitry in MAX 7000S
devices with 128 or more macrocells
Complete EPLD family with logic densities ranging from 600 to
5,000 usable gates (see
Tables 1
and
2)
5-ns pin-to-pin logic delays with up to 175.4-MHz counter
frequencies (including interconnect)
PCI-compliant devices available
f
For information on in-system programmable 3.3-V MAX 7000A or 2.5-V
MAX 7000B devices, see the
MAX 7000A Programmable Logic Device Family
Data Sheet
or the
MAX 7000B Programmable Logic Device Family Data
Sheet.
Table 1. MAX 7000 Device Features
Feature
Usable
gates
Macrocells
Logic array
blocks
Maximum
user I/O pins
t
PD
(ns)
t
SU
(ns)
t
FSU
(ns)
t
CO1
(ns)
f
CNT
(MHz)
EPM7032
600
32
2
36
6
5
2.5
4
151.5
EPM7064
1,250
64
4
68
6
5
2.5
4
151.5
EPM7096
1,800
96
6
76
7.5
6
3
4.5
125.0
EPM7128E
2,500
128
8
100
7.5
6
3
4.5
125.0
EPM7160E
3,200
160
10
104
10
7
3
5
100.0
EPM7192E
3,750
192
12
124
12
7
3
6
90.9
EPM7256E
5,000
256
16
164
12
7
3
6
90.9
Altera Corporation
DS-MAX7000-6.7
1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2780  2463  2769  1438  1952  39  19  53  20  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved