电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC561M000DGR

产品描述LVPECL Output Clock Oscillator, 561MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC561M000DGR概述

LVPECL Output Clock Oscillator, 561MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC561M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率561 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB设计规则之焊盘的孔径及形状
介绍PCB设计的基础知识,包括焊盘的形状,以及焊般的孔径 焊盘的孔径 焊盘的外径决定焊盘的大小,用D表示;焊盘的内径由元件引线直径、孔金属化电镀层厚度等方面决定,用d表示,一般不小于0.6m ......
clj2004000 PCB设计
电源打盹:使用超声波传感器节能
当您走进一个房间,灯光自动打开时,您不感觉很棒吗?很可能,支付电费的人也会有这种感觉:占用传感器与节能相关,这通常意味着可节约成本。这通常是房主和企业的首要考虑因素。 275408 那么 ......
bootloader 模拟与混合信号
【中科蓝讯AB32VG1 RISC-V板“碰上”RTT】遇到了问题,求解决
开发环境: RT-Thread版本:4.0.3 操作系统:Windows 10 RT-Thread Studio版本:2.0.0 开发板MCU:AB5301A 问题是:下载RT-Thread固件时,我安装的是在博客上找的【Downloader下载工具】 ......
臭弟弟 国产芯片交流
[急]请推荐jtag接口的51单片机,谢谢
请推荐jtag接口的51单片机,谢谢!...
liangmin022 嵌入式系统
不会写矩阵按键
一个矩阵按键的程序写了好几天,痛苦啊。单个按键按下没问题,可是按着一个再按其他的就不满意了 8*8矩阵,行列各接一个8位端口 这样的程序应该怎么写啊,才能各个按键独立,不受 ......
xiaozhou 嵌入式系统
WinCE,在任务栏里添加Ctrl键的标志
RT,WinCE里,想在按Ctrl时在任务栏里显示一个Ctrl的标志,就像按CapsLock一样,该如何添加? 或者,系统是如何实现Capslock标志的?那位高手能给讲解一下?...
jiemei6617 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2435  1314  2247  158  2543  52  51  28  31  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved