电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB153M600BGR

产品描述LVPECL Output Clock Oscillator, 153.6MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB153M600BGR概述

LVPECL Output Clock Oscillator, 153.6MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB153M600BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率153.6 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
ADS1.2如何设置LPC2138的堆栈
如题,我用malloc函数的时候发现返回值为空,编译通过后,RW只有4k,不应该存在溢出。查了下map,结果堆为0,栈只有4,是不是我的设置出了问题,如何设置堆栈。 这是ADS上我做的设置 ROM_LOAD ......
chenxiaoang 嵌入式系统
在卫星应用中使用低噪声模块
低噪声模块 (LNB)是卫星通信系统接收器链中的关键功能模块。LNB 基本上由一个低噪声放大器 (LNA) 链和一个下变频器组成。虽然 LNB 中使用的组件和电路随着时间的推移而不断发展,并且在产品之间 ......
btty038 无线连接
出Hp54503A 500MHz带宽示波器一台
本帖最后由 zcc_hunter 于 2014-2-18 10:25 编辑 惠普HP54503A数字示波器,500MHz带宽、四通道全功能,适合观察高频重复信号,可用于单片机开发,电视机、无线电通信设备的维修等。机器自检自 ......
zcc_hunter 淘e淘
Newbit开发板的原理图(已更新,修复Adobe打开错误问题)
本帖最后由 dcexpert 于 2017-3-29 10:48 编辑 Newbit的原理图,供大家参考。 291830 已经修正了Adobe reader打开出错的问题 此内容由EEWORLD论坛网友dcexpert原创,如需转载或用 ......
dcexpert MicroPython开源版块
stm8上电后程序可以运行,但管脚没有反应,急
硬件电路连接应该没有问题,因为以前使用同样的硬件电路,只是重新画了一块板子 现在程序运行,仿真都没问题,但我想试验一下管脚高低电平变化, 可是管脚没有任何变化,我已经设置输 ......
wlpo520 stm32/stm8
北京限购令出台,未来是好是坏?
没房子的,可以再等等了 也许未来一两个月,房价就会跌了.........
john_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 122  429  768  1865  963  21  55  1  6  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved