电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC784M000DGR

产品描述LVDS Output Clock Oscillator, 784MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC784M000DGR概述

LVDS Output Clock Oscillator, 784MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC784M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率784 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
老大们帮忙看个问题:U盘过滤驱动的安装(都两天了,快把俺给急疯了)
这两天写了一个U盘的过滤驱动(更准确的说应该是改了一个), 但是我在注册表中添加了相应的项之后,在驱动的列表中发现了它, 但是他的状态是停止的. 但是我不知道怎么来启动他,所说特此 ......
mn14174 嵌入式系统
F429i开发板液晶排线修复!!!!!
应管理员邀请,发帖记录F429i板子液晶排线的修复。 大家在收到板子后,很多人都出现了液晶屏排线断裂的问题,我的板子也是,不过在一番修理之后终于弄好了,下面与大家分享一下(注意动手能力 ......
wow1919 stm32/stm8
u-boot烧进板子后无法启动是什么原因?
作了一些修改后,把u-boot移植到xsbase270板子上,主要是参考网上Aaron Wong的资料的 http://www.cublog.cn/u/26710/article_68652.html 编译生成了u-boot.bin文件,烧写后启动不了,用minicom ......
wangjun01 嵌入式系统
案例分享:DB SDK应用于酒店操作实用案例
一般酒店预订流程: 第一步:客户在酒店网站注册会员并提交预订信息,网站管理人员在后台手动提取信息; 第二步:网站管理人员将提取后的信息提供给客服人员; 第三部:客服通过电话与客户进 ......
mygirl_2009 无线连接
给别人评分是否减少自己的芯币
给别人评分是否减少自己的芯币?...
mini2440 为我们提建议&公告
2010年中国安防市场“得渠道者 得天下”
随着2010年上海世博会、广州亚运会两大盛会的相继召开,我国安防市场整体需求呈现出快速增长的势头,这种快速的增长不仅体现在金融、公安等传统的安防领域,在智能建筑、新型社区等新领域对于监 ......
xyh_521 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2359  583  1256  82  2361  37  15  36  48  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved