电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB755M000DGR

产品描述LVDS Output Clock Oscillator, 755MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB755M000DGR概述

LVDS Output Clock Oscillator, 755MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB755M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率755 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电路 求助
请教这个电路如何调整。为什么按下S1负载得到电压,但再按下S1时为何关不断。 谢谢!...
dykui 电源技术
找了许多msp430的资料(msp430常用模块应用原理)还不错,和大家共享一下
找了许多msp430的资料(msp430常用模块应用原理)还不错,和大家共享一下...
jadeyu1983 微控制器 MCU
哪位高手知道这个问题(有关IAR ARM的),谢谢!!
哪位高手知道这个问题: 我用IAR开发arm的程序,已有了开发板,但是无法在线调试。我没有J-link,只有一个类似的东西 ,它与J-link的区别是与PC连接端是并口,而非USB口。因此现在无法在线调 ......
mary1127 ARM技术
汽车电气化的八大难点,德州仪器有答案!
在全球范围内,无论是帮助汽车制造商减轻内燃机负担,抑或是过渡到全电动汽车,我们都需共同努力,重新构想汽车业愿景并减少排放。电气化已被证明是减少排放的较适宜的工具,但随着车辆内电压升 ......
alan000345 能源基础设施
我要硕士开题了,帮我参考一下哪个方面好一些?
我现在的专业是计算机应用,将来想从事嵌入式开发 现在硕士要开题,导师让我自己选个题目,想了很久,也不知道该选个什么题目,大家帮我参考一个题目 将来哪个方向好就业? 先谢谢了 ...
sweety 嵌入式系统
GSM与服务器通信
请问一下我想让GSM模块设置成server模式,然后让服务器能输入列如IP地址这种连接方式来连接GSM模块,和模块进行通信,请问一下这样该怎么做啊? ...
lizedong 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 229  1348  769  1025  1985  35  57  18  49  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved