电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB74M0000DGR

产品描述LVDS Output Clock Oscillator, 74MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB74M0000DGR概述

LVDS Output Clock Oscillator, 74MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB74M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率74 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这个程序问题让我纠结了
目的:通过数码管显示DS18B20测得的温度,如果温度值大于或小于某个数值比如33摄氏度,就让蜂鸣器响来报警,但是上下限要可以自己调节。那这里呢我让s17控制进入设置模式,即按下s17后温度显示0 ......
王阿东 51单片机
EEWORLD大学堂----如何分析合成器相位噪声
如何分析合成器相位噪声:https://training.eeworld.com.cn/course/1950...
hi5 模拟电子
AD698型LVDT信号调理电路的原理与应用
摘要:介绍AD698型线性位移差分变压器(LVDT)专用信号调理电路,应用AD698可简化电路的设计.并给出AD698的工作原理,介绍其典型应用。 关键词:线位移差动变压器 信号调理 传感器...
feifei 测试/测量
关于飞思卡尔编程环境KDS3.0软件问题
最近突然要用到飞思卡尔的片子,以前没用过KDS,想问一下,这个软件怎么在工程下搜索关键字,为什么ctrl+f只能基于文件夹搜索,不能基于工程搜索,有么有什么方法从整个工程搜索关键字,不用逐 ......
zhuzd 单片机
[超低功耗STM32U5 IoT探索套件] - 1:GPIO_IOToggle
本帖最后由 MianQi 于 2021-10-11 21:19 编辑 板子一上电,两个用户LED - LD6(红)和LD7(绿)同时在闪,由于没有仔细研读用户手册,对隐约记得的板子上有预装代码的说明理解有误,尝试在&l ......
MianQi stm32/stm8
5G小基站突然走红“它”为什么这么“香”?
如今,时间已经进入到了 2022 年。5G走近我们也有了2年多的时间。在三大运营商的快速建设部署之下,5G已经取得的让人曙目的成绩。 596562 据相关数据显示,截至2022年1月,三大运营商已累 ......
兰博 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 702  2634  182  2461  2641  21  43  10  32  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved