电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA681M000DGR

产品描述LVDS Output Clock Oscillator, 681MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA681M000DGR概述

LVDS Output Clock Oscillator, 681MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA681M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率681 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LCD12864图形显示
经过计算,3.3V的电压足够驱动LCD12864,并且成功的显示英文和中文。但是怎么显示图形,那位大侠写过该驱动,麻烦指导一下。谢谢!...
思维蓝图 FPGA/CPLD
一款适合课堂教学的简易单片机实验开发器
单片机应用系统课程是目前电类专业的主干课之一,其操作性很强,对于院校学生,光靠课堂上的教学是远不够的,除了在课堂上要求学生掌握基本概念,了解单片机扩展接口电路的设计方法和设计编制程 ......
黑衣人 单片机
WM8918音频解码DAC输出滤波电容怎么这么大?
本帖最后由 想个明白 于 2018-12-23 18:44 编辑 耳机阻抗15Ω并联0.1uf可以理解,但LINEOUT线路输出阻抗至少也10KΩ,也并联0.1uf,岂不是把音频都滤掉了?实际听起来,音量比电脑声卡偏小15 ......
想个明白 模拟电子
MSP430F149的外部中断问题求助
我做外部中断 用的是下降沿中断 实验结果是 我稍微用手接触处下P1口 就发生中断了我还没把它接地呢 这也太灵敏了 这样的话 MSP430F149的外部中断不久费了?一下是我的代码#include <msp430x14 ......
tarafans 微控制器 MCU
ap8012可以用在输出24v,20w的开关电源里吗
ap8012可以用在输出24v,20w的开关电源里吗?...
gf1095 模拟与混合信号
DLP投影变脸面罩
翻译自:https://www.hackster.io/seanhodgins/face-changing-projection-mask-3e6547 面部识别无处不在。跟踪您的动作,动作和所做的一切。如果这是一个问题,那么此面膜适合您。看看下 ......
dcexpert MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1805  2612  1314  1437  1221  55  40  38  7  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved