电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC1296M00DGR

产品描述LVPECL Output Clock Oscillator, 1296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC1296M00DGR概述

LVPECL Output Clock Oscillator, 1296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC1296M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1296 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电池和外部电源切换电路、MOS的导通和关断的条件
电池和外部电源切换电路、MOS的导通和关断的条件 1.电池和外部电源切换电路,有没有更简洁的电路可以实现自动切换电源的功能? 2.MOS的导通和关断的条件,NMOS导通是VGS大于等于0且大于 ......
QWE4562009 电源技术
要是隔离了,大家都会干什么(H1N1)
要是隔离了,大家都会干什么(H1N1)...
fengxiaoyu 聊聊、笑笑、闹闹
胡航 语音信号处理【绝版】
第一篇 语音信号处理基础 第一章 绪论 1.1 语音信号处理概述 1.2 语音信号处理的发展概况 1.3 本书的内容 第二章 语音信号处理的基础知识 2.1 概述 2.2 语音产生的过程 2.3 语音信号的特性 2.4 ......
呱呱 DSP 与 ARM 处理器
网络时代的UPS供电系统的保护功能
UPS的保护功能   综观近十年UPS保护功能的发展趋势,可大体分为如下三个阶段:   (1)90年代初,UPS以确保用户的计算机设备得以安全运行和万一发生市电故障时,能提供无时间中断的电源来确 ......
zbz0529 电源技术
无锡硬件工程师的待遇怎么样
请问论坛中在无锡工作的硬件工程师谈谈工作待遇怎么样以及消费情况,本人想到无锡发展,主要做51单片机开发,请前辈们给点意见,谢谢!...
she1987 求职招聘
cheers! 2012
39585 39586玛雅人在一瞬间全部消失,谁也不知道他们去了哪里。至今,这仍是一个密团。但是,玛雅人留给我们太多的问题了,他们的预言百分之99都变成了现实,他们预测到了汽车,飞机的生产 ......
simonprince 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2561  2706  1295  519  1766  10  53  37  21  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved