电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB1001M00DG

产品描述LVPECL Output Clock Oscillator, 1001MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB1001M00DG概述

LVPECL Output Clock Oscillator, 1001MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB1001M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1001 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TB6560步进电机控制论文
介绍用TB6560控制步进电机! 本帖最后由 信成fine 于 2011-7-30 20:19 编辑 ]...
信成fine 51单片机
市场上的串口屏,一般用哪种单片机做的主控芯片?
现在市场上有好多种类的串口屏,主控芯片都被打磨了,想问一下串口屏,一般用哪种单片机作为主控合适呢???...
WKfirst 单片机
EEWORLD大学堂----直播回放: 基于DLP? Pico?技术的TI桌面级DLP 3D打印、3D扫描及工业显示应用
直播回放: 基于DLP? Pico?技术的TI桌面级DLP 3D打印、3D扫描及工业显示应用:https://training.eeworld.com.cn/course/6083...
hi5 TI技术论坛
51单片机总结
GPIO;见单片机原理接口:胡汉才243页硬件图 MCS-51的4个I/O端口共有三种操作方式:输出数据方式,读端口数据方式, 读端口引脚数据方式。 在数据输出方式下,CPU通过一条数据操作指令就可以 ......
付经辉 51单片机
3D模型
谁能给我一个AD的3D模型库,最好是包含各种继电器的3D模型,非常感谢 ...
曹伟1993 PCB设计
HCNR201线性光耦
HCNR201线性光耦简单使用时需要一个前级运放将电压信号转换为电流信号,反馈电流IPD1=Vin/R1,也就是说IPD1的大小只取决于Vin和R1的大小,但是又有IPD1=K1*If(If为输入电流,IPD1为反馈电流) ......
你好协同 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 137  1634  2542  621  239  8  49  51  14  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved