电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1312M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB1312M00DG概述

CMOS/TTL Output Clock Oscillator, 1312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1312M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1312 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430F155程序下载不了
帮同事问的问题,他说:采用MSP430F155单片机,写好的程序是用的是MSP430 USB仿真器下载到目标板上面,但是下载不了。...
luboy 嵌入式系统
关于SIM900A和TCP服务器的通信问题
最近在研究GPRS通信,用的是SIM900A ,我们知道,电信运营商(移动、联通、电信)为SIM卡分配的IP地址和端口号,是随机的,不是固定的,所以每次新连接的建立,这个IP和端口号一般都是不相同的 ......
hunkxie stm32/stm8
浅谈便携显示屏的作用以及优劣势
550325 快节奏的生活时代,现在大家的电脑和手机几乎都是带有分屏的功能,生活工作两不误,有些工作上需求甚至需要好几个分屏,尤其出差的时候需要多个显示器,带多个电脑显得累赘而且成 ......
禾川芯 聊聊、笑笑、闹闹
C6678研发群
现建了C6678的交流群,欢迎同行加入,多多交流提高 群号:141092138...
444509071 DSP 与 ARM 处理器
晒奖品 共享好运
前段参加论坛与CYPRESS合办的活动,一时人品爆发,获奖。 现雾霾已经褪去,在灿烂的阳光下晒晒奖品, 同时祝愿坛友们在新的一年里——马上有好运 外包装 139354 139353 说明文字 ......
sacq 聊聊、笑笑、闹闹
求助,关于德州的ADC芯片DDC2256A
请问有没有哪位大仙用过德州的DDC2256A,我的DDC上电之后始终没有温度,读寄存器的配置信息也读不了,下面贴上我的数字量输入引脚配置情况,劳烦大家帮我看一下有什么问题。 *************** ......
Yik 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1532  1223  1734  2005  119  58  59  19  48  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved