电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC304M000DGR

产品描述LVDS Output Clock Oscillator, 304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC304M000DGR概述

LVDS Output Clock Oscillator, 304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC304M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率304 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
u-boot资料
:victory:...
jxb01033016 嵌入式系统
LF2407 CMD问题
我的CMD文件: -STACK 40 MEMORY { PAGE 0: /*程序空间*/ VECS:origin =0000h , length = 0040h/*中断向量存储空间*/ PVECS:origin =0044h , length = 0100h/*外围中断向量*/ ......
dudu_002 微控制器 MCU
没用几次,两块LaunchPad上的G2553都出现了引脚损坏,伤不起啊
手上的两块板子上的G2553都出了问题,有一块出得比较早,算是自己第一次用LaunchPad做开发,就写了一个用P2口来驱动4X4 LED灯矩阵的程序,可总是有4个灯有问题,就是亮得很微弱,当时压根不知道 ......
bobde163 微控制器 MCU
2407的IO口
请问高手: 关于2407的IO口,是不是可以用下面两种方式读写? 1.LACCPnDATAIR;读 SACLPnDATAIR ;写 SPLK#m,PnDATAIR ;或者这样写 2.IN dam,PnDATAIR ;读 OUT dam,PnDATAIR ; ......
grace811226 微控制器 MCU
众筹中的 MAGICBIT
本帖最后由 dcexpert 于 2021-9-11 20:11 编辑 562491 MAGICBIT 是多合一创新平台,使用 ESP32,兼容 Arduino,可以开发出色的物联网项目。 物联网 (IoT)已成为我们生活的一 ......
dcexpert MicroPython开源版块
CAN总线在纯电动汽车电机控制系统中的应用.caj
谁能打开CAJ格式的文件啊?...
安_然 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 141  2809  983  2879  2439  41  59  40  33  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved