电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1058M00DGR

产品描述LVDS Output Clock Oscillator, 1058MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1058M00DGR概述

LVDS Output Clock Oscillator, 1058MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1058M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1058 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问这个图右边是什么拓扑逆变桥?
请问这个图右边是什么拓扑逆变桥?左边是整流吧 ...
西里古1992 电源技术
【X-Nucleo心得】用ST的APP跑下例程
本帖最后由 ddllxxrr 于 2014-12-14 11:23 编辑 以前我蓝牙连接不是用的ST的APP是通用的BLUE TOOLS 今天又有时间了哈,我早晨起来又开始折腾板子了。 我最近鸟枪换炮了,我电脑升级了 ......
ddllxxrr stm32/stm8
DDS的合成问题
夏老师、范老师、各位大侠好!我这几天在研究DDS,有一个问题我想不明白,我觉得DDS的输出信号的频率最终还是被DA转化速度限制住了,比如DAC0832的转化一个数据的时间是1us,如果一个周期采128 ......
Flotant_wings FPGA/CPLD
MV-800工业高清图像采集卡
MV-800工业高清图像采集卡 【特点简介】 MV-800是一款高品质图象采集卡。支持两路复合视频输入和一路S-Video输入,分辨率768*576。MV-800采集10 bit的高画质高清晰图象,采用多层滤波,画面分辨 ......
Microvision 嵌入式系统
看AD如何实现Gerber文件转PCB文件之教程
看AD如何实现Gerber文件转PCB文件之教程 ...
ldxd520 PCB设计
GPRS模块和手机的功能一样吗?
最近做一个项目,想在其中使用无线模块。有个初级的问题想不明白,请各位大侠给解惑。就是当我给我以前的使用IP网络的发送端上面装上GPRS模块后,使用网络的时候,是不是就是像普通的手机一样 ......
zbk81023 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1965  269  1543  1710  2880  2  52  25  41  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved