电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1220M00BG

产品描述LVPECL Output Clock Oscillator, 1220MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1220M00BG概述

LVPECL Output Clock Oscillator, 1220MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1220M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1220 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
俞敏洪关于创业的态度
  第一,不要怕生生死死,做任何事情只要命不丢就行了,你来到这个世界的时候就是赤裸裸的,你怕什么?   第二,缺什么东西就去要,就像看见喜欢的女孩就去追,追不上是你运气不够,但是不 ......
Wince.Android 聊聊、笑笑、闹闹
A/D转换问题~~~
各位大侠,请教个A/D转换的问题: 我现在用PIC18F65J10做A/D转换,是10位的,VREF+,VREF-用的是VCC和地,信号用运放放大后输入,可是经采样后的数据隔几次就会出现一个00,我又把VREF-换成外部 ......
yanjianguo 模拟电子
急~~~cc2530+cc2592无法打开功放pa
硬件部分: 我们用的是现成的带cc2592的最小系统板,PAEN,EN,HGM的接线和ti官方提供的接线有点不同,但是商家已经对协议栈进行了修改,并且商家测试过可以的。 电路图和协议栈的引脚部分修改 ......
微笑的英雄花 TI技术论坛
手中无CASE,心中真轻松
国庆不加班,放假真悠闲 本来想去水源的,可看到公公出没还是算了...
ryudo 嵌入式系统
wince下搭建WEB服务器!
最近正在学习wince下搭建WEB服务器。 我在网上找到一个wince下的FTP服务器,运行之后,直接在PC的IE地址栏输入FTP://192.168.1.104就可以访问里面的文件了。 我现在就想在wince下搭建一个 ......
xchromosome 嵌入式系统
MCS51系统扩展技术
在MCS-51 单片机的内部虽已集成了很多资源,但这类单片机属于一种“通用”的单片机,单片机内部的各种资源都是折衷配置的,如片内程序存储器、数据存储器的容量都不打,并行I/O端口的数量也不很 ......
cqycmc 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 681  2928  2587  1307  952  14  59  53  27  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved