电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB232M000DG

产品描述LVDS Output Clock Oscillator, 232MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB232M000DG概述

LVDS Output Clock Oscillator, 232MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB232M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率232 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高实时性环境用什么GUI(无OS)?
大家都用什么GUI?在高实时性要求下,用哪个比较好,请高手推荐一下....
mars_v stm32/stm8
各位大佬能解答一下我关于74HC04的问题嘛
1.电源是5V的恒压,最大输出电流是0.35A,直流电机的电阻是62.6欧姆。下面的电路正常来说pin 1A输入了低电平,1Y就会出高电平,但是电流应该不够驱动这个直流电机,但是模拟出来却说74HC04电流 ......
hyj966 PCB设计
ucos 动态库
请问有没有娜为知道,ucos 是否支持动态库呢? 如果支持,那么和编译使用的?我印象中好像是不支持的吧...
19830406@126 实时操作系统RTOS
HC-SR051怎么一上电就一直输出高电平
HC-SR051怎么一上电就一直输出高电平,即使人走开了,也还是会输出高电平,是什么原因呢,灵敏度的原因吗还是其它什么?...
bbs.pan.com 51单片机
OFDR用于短距离高精度测量
本帖最后由 junnotech 于 2019-2-14 11:04 编辑 OTDR(光时域反射)和OFDR(光频域反射)是光纤通信中常用的两种分析测试技术。OTDR通过向光纤中发射脉冲光,接收从链路上反射回来的光信号测 ......
junnotech 测试/测量
DSP信号输出端加RC的作用
DSP是3.3V 的系统。看到设计中一般会在DSP的EPWM端加RC电路。 个人认为这个电路有两个作用,一个是阻高频,还有一个是使信号的上升下降沿更清晰的分开。 大家是否有更好的解释。...
安_然 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1096  149  325  2373  448  51  18  58  9  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved