电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA600M000DGR

产品描述LVDS Output Clock Oscillator, 600MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA600M000DGR概述

LVDS Output Clock Oscillator, 600MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA600M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率600 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
周立功EDA实验与实践
周立功EDA实验与实践 绝对稀有的好资料,网上电子版比较难找 内容简介   本书根据教学实验操作的要求,以提高设计水平、增强动手实践能力为目的,通过实验深入浅出地介绍EDA技术及相关知识 ......
白丁 FPGA/CPLD
难忘2017-纠结忙碌的一年
2017是比较纠结和忙碌的一年,贯穿始终的是几件比较大的事情:实习、论文、工作、锻炼。这一年我经历了从EE攻城狮跨转CS码农的整个过程,转行这个事情其实是非常偶然的,年初抱着试试看的心理 ......
人民币的幻想 聊聊、笑笑、闹闹
有关红外遥控资料和制作
分享一些关于红外遥控和制作的资料,是我在网上找了很久才整理,下载的资料哦...
lonely_boy 无线连接
赵本山不满剧本发怒 白云黑土4.0版极可能放弃
http://i1.sinaimg.cn/ent/v/m/2008-01-04/U1145P28T3D1862163F326DT20080104101916.jpg 赵本山   □晨报记者彭骥   在和宋丹丹对本子的过程中,赵本山不满剧本,临到昨晚19点左右召 ......
jiaju3721 聊聊、笑笑、闹闹
【LPC54100】人机界面移植grlib
本帖最后由 蓝雨夜 于 2015-3-19 16:55 编辑 【LPC54100】人机界面移植grlib 为LPC54102配置LCD,实现人机界面 考虑低功耗,采用了Memory_LCD显示器 191464 显示效果 ......
蓝雨夜 NXP MCU
高分问linux串口发送问题
arm+linux平台 通过 串口发送 数据 write完以后 必须sleep()发送才能成功 否则,发送的就在中间某位产生错误码,数据长的时候,总是在中间顿一下,然后发后半部分,前半部分的最后一个字节就 ......
daochang Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1456  1840  20  2866  1989  52  16  18  3  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved