电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA610M000DG

产品描述LVDS Output Clock Oscillator, 610MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA610M000DG概述

LVDS Output Clock Oscillator, 610MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA610M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率610 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
想学硬件/嵌入开发有那位帮忙的吗?谢谢
应该从 那里学起 书籍是看那些 入门到精通 本人 目前在北京 会java php flash lite 谢谢各位!!! 有好心的带最好了!...
zhoujianfeng 嵌入式系统
八五折转让几乎全新Tiny210开发板一套
本人有一款Tiny210开发板,于今年5月份购买。 由于工作变动而闲置不用,欲八五折转让。 原价¥730,现价仅¥620。 数量唯一,欲购从速。 联系方式: QQ: 35360657...
xxf_cz 淘e淘
使用6410在Linux下上3G的三个有意思的视频
转自:http://www.arm9home.net/read.php?tid-8225.html 国庆期间,与世隔绝,实现了Linux下图形界面的3G拨号上网程序,并做了几个有意思的视频,打开音箱看看吧: 上中国电信网(CDMA200 ......
xyz.eeworld Linux开发
【TI文献】高速、宽频带DAC
TI 的高速 DAC 产品组合适用于那些要求具有精确的频率配置,卓越的线性、噪声串扰及 PLL 相位噪声性能的应用。 这些高速 DAC 都具有包括配套的集成电路在内的完整的开发工具套件, 能够迅速完成 ......
maylove 模拟与混合信号
【我的WEBENCH得意之作】LED照明用不间断恒流电源设计
本帖最后由 buer1209 于 2015-6-28 10:19 编辑 项目背景:该设计利用Webench设计了LED照明用不间断恒流电源,在正常情况下,LED供电由220V市电经变压器变换、整流滤波后通过DC-DC变换器提 ......
buer1209 模拟与混合信号
提供《百个原创51程序下载》啦!!
百个原创51程序下载: www.51c51.com/51program.rar 49056...
学林 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2066  1940  1076  2320  2571  43  45  55  4  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved