电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA810M000DGR

产品描述LVPECL Output Clock Oscillator, 810MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA810M000DGR概述

LVPECL Output Clock Oscillator, 810MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA810M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
村田RFID知识有奖问答+有奖调查问卷(拼速度)双重挑战,双重好礼
活动日期:即日起-2月18日 活动链接:https://www.eeworld.com.cn/huodong/murata_RFID/ 两关互相独立,奖品可重拿{:1_138:} 第一关:读村田RFID标签解决方案专题,答题有奖{:1_102:} ......
EEWORLD社区 无线连接
迅为-i.MX6ULL开发板-网络测试方法(二)
一、安装测试软件 在 pc 上安装 Jperf 软件,软件安装包 jPerf 在文档目录下。解压完成后右键点击.bat 文件,选择管理员运行,如图 87.3.1 所示: 547189 将压缩包中的 iperf 可执行文件拷贝 ......
遥寄山川 ARM技术
海思HI3516A高清网络摄像机
224489224490 ...
quangege2010 PCB设计
玩具飞机的遥控怎么做接收端
玩具飞机的遥控怎么做接收端 ,里面的芯片已经被加工掉了,上面只有27mhz频段, 求帮助。。。。...
穿越火线大月 综合技术交流
力荐!!!TI 新版原创电子书下载,助力你的设计!
下载地址:https://www.eeworld.com.cn/ti/2012/03/涵盖模拟、嵌入式处理、专用解决方案等各个领域,相信总有一本适合你!目录截图:83044...
EEWORLD社区 TI技术论坛
胡扯+表达下抓狂的心情
正面接受空调肆虐的孩子伤不起啊~~比如我 怕冷的孩子伤不起啊~~还是比如我 可能大家会觉得夏天能生活在空调的洗礼下是件挺凉快的事情,但是这么的凉快我还是觉得伤不起啊~~ 公司的空调放置的 ......
okhxyyo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2908  183  977  1540  782  30  17  24  54  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved