电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531PB13M0000BG

产品描述CMOS Output Clock Oscillator, 13MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531PB13M0000BG概述

CMOS Output Clock Oscillator, 13MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531PB13M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率13 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
江湖告急!!!v4l2 下 VIDIOC_S_FMT 问题
VIDIOC_S_FMT error 22 ,Invalid argument 同样的驱动,同样的采集程序在fc8下面跑都没有问题,但是移植到开发板上面驱动加载是没问题,但是采集程序就老是报VIDIOC_S_FMT error 22 ,Inva ......
yuanyan 嵌入式系统
LM258反向加法器输出信号出现断点的问题,求各位大神解答
电路图如下:采用正负5V供电123323 输入输出如下:上面是输出,下面是输入。输入两个一样的正弦信号,输出信号出现断点是怎么回事呢?123324 本帖最后由 jackie0025 于 2013-7-31 10:25 编辑 ......
jackie0025 模拟电子
关于铺铜的问题
本帖最后由 楚之珩 于 2015-3-27 18:08 编辑 最近在做一块板子,因为电路功率较大,一部分线路直接铺铜走线,板子如下: 正面: 192545 背面; 192546 现在的问题是:铺铜时选择全 ......
楚之珩 PCB设计
我来晒晒幸福,O(∩_∩)O哈哈~
124583124584 与各种表妹合影,幸福时刻...
gaoyang9992006 聊聊、笑笑、闹闹
电路识图19-电源高频抗干扰电路原理分析
本帖最后由 tiankai001 于 2018-2-11 14:07 编辑 220V交流市电网中存在着大量的高频干扰成分,例如各种用电器电源开关时产生的高频脉冲会寄生在交流电网中,挂在电网中的各种用电器相互之间 ......
tiankai001 综合技术交流
求推荐一个DC-DC芯片 BUCK电路
要求:输入DC110V,输出DC5V、12V、24V。求推荐一个合适的芯片。 价格不讲究,量不大。 最好网上能找到框图的,需要作电气隔离、电磁兼容(EMC)的分析。 新人初来乍到,当伸手党实在是不 ......
土豆炒肉不加肉 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1333  1134  1196  1706  209  9  19  25  20  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved