电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC63M0000DG

产品描述LVDS Output Clock Oscillator, 63MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC63M0000DG概述

LVDS Output Clock Oscillator, 63MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC63M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率63 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
恩智浦LPC54100开发板到论坛了!
恩智浦LPC54100开发板今天{:1_94:}到论坛了,一个特殊的时刻:中国传统节日即将来临之际,快递员也要回家过年的时刻……是喜还是忧?:sexy:另外,恩智浦的审核名单还没有出来,大家还要等等哈。 ......
nmg NXP MCU
dsp入门教程
经典...
qbknight DSP 与 ARM 处理器
EEWORLD大学堂----PI 新品:LinkSwitch-TNZ
PI 新品:LinkSwitch-TNZ:https://training.eeworld.com.cn/course/27365...
hi5 电源技术
用IAR 5.3.0 调试ez430-RF2500演示程序遇到问题
我是一名纯新手,望大家赐教!:)点击那个download and debug按钮后出现这个问题Tue Sep 06, 2011 15:41:06: Fatal error: The Object file contains features not suported by the driver. S ......
yyjhappy 微控制器 MCU
手焊TI C6000,有没有谁尝试过呢?
下面给大家分享一篇BGA封装芯片手工焊接攻略 179782 这里给大家提供的手焊方法已经是我最初方法的改进版,我现在基本可以保证100%的焊接成功率。但是有局限性,我焊接的最大芯片尺寸为16m ......
maylove DSP 与 ARM 处理器
如何解决Verilog中参数化的赋值:赋全0,赋全1,赋全Z,赋全x
如何解决Verilog中参数化的赋值:赋全0,赋全1,赋全Z,赋全x3 ^, Q6 T: x( H* H6 Cwww.fpga-design.net7 O2 v2 {0 c0 M6 |赋全0:指各位均为二进制0,其余依此类推。: v3 g7 L5 T" O4 D以WIDTH ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 787  379  2483  2221  92  19  46  56  21  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved