电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA768M000DGR

产品描述LVDS Output Clock Oscillator, 768MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA768M000DGR概述

LVDS Output Clock Oscillator, 768MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA768M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率768 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【工程源码】FPGA的PC基于USB3.0下传图像给FPGA接收并显示在TFT屏
本实例使用到了小梅哥AC6102开发板的USB3.0功能、DDR2存储器和5寸TFT显示屏。 458634 attach://458635.rar 使用时需要使用我们提供的USB上位机软件发送16位色图像的二进制数据到 ......
小梅哥 FPGA/CPLD
新手请教:请问为什么nRF2401会分nRF2401A和nRF2401AG 他们之间有能通用吗?
大家好 .毕设的一部分做个2401的通信,可是我去中发买芯片的时候,想买nRF2401AG,但是怎么也买不到。于是退而求其次,买了10个nRF2401A。发现虽然都是QFN封装,但是一个是圆滑的倒角,一个是方 ......
dreamprosper 无线连接
wince5+vs2005开发pda应用软件应该如何做?
想学习一下pda的开发,听说用vs2005+wm5还有模拟器什么的,找了好长时间也没找到,来这里问下高手。 1、wm5和Activesync从何处下载? 2、pda的操作系统如何烧写? 3、有没有更专业的pda开发 ......
grtzxf 嵌入式系统
hx711模块原理图及驱动程序
驱动程序 unsigned long ReadCount(void) { unsigned long Count; unsigned char i; SCL=0; //使能AD(PD_SCL 置低) Count=0; while(SDA); //AD转换未 ......
灞波儿奔 微控制器 MCU
MAXIM的棒球帽
昨天收到MAXIM的一个快递,打开看是一个帽子,才想起是几个月前的活动中申请的。有网友收到了吗? 411557 ...
dcexpert 聊聊、笑笑、闹闹
EVC下控制LCD的对比度
我用的是2410的板子,想用EVC编两个按钮控制LCD的对比度和背光灯的开关。但一直找不到方法。请高手指点.....
sxjdwx 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2464  1900  636  571  644  19  6  42  20  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved