电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA316M000BGR

产品描述LVPECL Output Clock Oscillator, 316MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA316M000BGR概述

LVPECL Output Clock Oscillator, 316MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA316M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率316 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
鼠标,设备运转正常,不工作
早上笔记本开机,好像进行了更新。 插鼠标,开始稍微动了几下,后来不动了。 设备管理器,设备运转正常。 于是,接触正常。 驱动程序的属性,还是06年的呢。应该没有更新啊。 卸载驱动, ......
ienglgge 聊聊、笑笑、闹闹
晒下刚刚收到的奖品
拍的不好,将就着看吧:loveliness: ...
leo121 聊聊、笑笑、闹闹
CC2530基础实验代码教程
CC2530基础实验代码教程...
1456999234@qq.c 无线连接
无线中继/无线AP方案设计参考
目前人民对网络的依赖越赖越强,从日常生活到实际的工作,好像都跟网络有直接或者间接的关系;可以说,网络跟我们的生活是紧密相关; 我们该如何去享受网络给我们的方便,以及要如何去应用网络 ......
natertech 无线连接
synplify+ise在FPGA上做硬件仿真 遇到一个十分诡异的问题
现在有一个设计用ncverilog做simulation没有问题用synplify+ise在FPGA上做硬件仿真出错用chipscope抓了信号碰到一个奇怪的现象:从出错的数据分析程序进了一个不应该进的if语句,但是从抓的信号来 ......
eeleader-mcu FPGA/CPLD
【视频】深入了解:Soc FPGA之可靠性和稳定性
引言:在这个视频中我们将对比2芯片的系统方案和单芯片的SoC FPGA所带来的可靠性和稳定性上的差异 http://player.youku.com/player.php/sid/XNzYxNDgwODY4/v.swf ...
chenzhufly FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 809  2063  1052  1210  632  6  37  15  4  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved