电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC400M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC400M000DGR概述

CMOS/TTL Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC400M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晶体晶振查询手册
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 晶体晶振注意事项 晶振注意事项 1)电压 2)频率 3)稳定度 4)温漂 5)输出类型 6)尺寸 ...
jeanwu 消费电子
请看看这个电路图是干嘛的?
C:\Users\Administrator\Desktop\QQSZ355N1$FPMZ50W7P_HUK.jpg 这个音频放大电路左边是干嘛的?...
幻城传说 模拟电子
如何阻止系统自动关闭进程?
进程打开, 一段时间后, 被系统自动关闭掉了. 请问系统在自动关闭这个进程的时候会发送什么消息吗? 如何阻止系统自动关闭进程?...
szgaoju 嵌入式系统
低调做事,环形变压器绕制最简单的方法,你懂得
广州市华普诺电子是一家专业生产:环形变压器,EI变压器,LED开关电源 防水变压器的生产厂家,多年来,他们默默无闻的为深圳舞台音箱行业的电子有限公司提供上好的货源,质量多次得到客户的好评 ......
hpndz LED专区
IEC 61131-3 国际标准简介
编者按IEC 61131-3是第一个为工业控制系统提供标准化编程语言的国际标准。该标准针对工业控制系统所阐述的软件设计的概念和软件模型等适应了当今世界软件、工业控制系统的发展方向, ......
totopper 机器人开发
用ISE13.3自带的综合工具XST分别在器件Virtex5和virtex6上综合后仿真结果不同
我用的是ISE13.3版本,综合工具为XST,器件选择为viertex5时,综合后仿真结果正确,可是换做Virtex6器件后,综合后仿真的结果就全出错了。上网查说是代码写的不严谨,不规范,说是产生锁存器等原 ......
lyhrcm FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 545  2129  2173  989  2344  31  51  53  28  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved