电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB130M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 130MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB130M000DGR概述

CMOS/TTL Output Clock Oscillator, 130MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB130M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率130 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于同一台电脑用KEIL调试C51单片机和STM32的问题
请问在同一台电脑上是否装一个KEIL就能同时调试C51和STM32呢?要装MDK和KEIL C51会不会冲突?...
xusn stm32/stm8
如何加入一个函数到系统标准库函数库中
我写了一程序在板子(嵌入式linux)上运行, 但是提示找不到vsprintf函数. 可能是板子不支持. 我想自己找一个vsprintf函数加入到系统标准函数库中. 请各位不吝赐教. 不胜感谢!...
lshfrandy 嵌入式系统
PIC基本型8 位A-D 转换器.pdf
PIC基本型8 位A-D 转换器很详细的介绍8位AD转换器原理和装配图内型,PDF电子书...
rain Microchip MCU
【MXCHIP Open1081】SecureCRT连接串口的设置
SecureCRT这个软件是第一次听说。 官网有,不过是32位的,64位机子不好用。可以再网上另外下个,还有注册机。 注册机一定得在杀毒软件关闭的情况下使用,不然解压开来很可能被误删了。我就是 ......
770781327 无线连接
请教关于wince的虚拟地址映射的问题
我用的是2410的平台,在bank2上外接了一块ad转换的模块,现在我想知道bank2的地址在启动mmu之后对应的虚拟地址是多少,在哪个文件里有定义 ...
jp19848 嵌入式系统
数字信号线上为什么有一个串联小电阻?(DC2222A LTC2500)
专家您好, 我看了 DC2222A (LTC2500 的评估板)的原理图,发现所有(比如在 FPGA 与 ADC 间的)数字信号传输线上无一例外都有一个 33Ω 串联电阻(甚至包括时钟线),如下图所示: ......
RobertLiang PCB设计

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1192  1778  2230  1279  1842  38  48  15  11  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved