电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1304M00DG

产品描述LVDS Output Clock Oscillator, 1304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1304M00DG概述

LVDS Output Clock Oscillator, 1304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1304M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1304 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
开发Micro LED技术
本帖最后由 zhang2017yi 于 2017-11-25 16:42 编辑 苹果虽然刚刚推出了首款配有OLED屏幕的iPhone,但众所周知苹果一直在大力投资Micro LED技术。据报道,苹果正联手台积电在推进Micro LED屏 ......
zhang2017yi 创意市集
新手提问
来了之后发现世界好大啊,我想问DSP设计,编程方面的问题,发在哪个版块合适?...
niuhaibing 嵌入式系统
FIR滤波程序(求解答)
大家好,因项目需要,我需要做个FIR滤波器程序,可是根据参考程序,自己设计的还是不行,今天实在没有办法了,把程序重要部分贴上来,大家帮我解答一下吧,谢谢了!! #include "DSP28_Dev ......
小喇叭 微控制器 MCU
通过ZBOSS(含源码)实现2530/2531 uart/usb wireshark 抓RF包(sniffer)
现在基本上大部分人都是通过usbdongle抓包,笔者下面带来的是开源的ZBOSS支持2530/2531的wireshark抓包,测试硬件为2530通过UART; ZBOSS大致也介绍一下,美国的开源的zigbee协议,相对于 ......
dan158185 无线连接
PCB寄生电容的问题
两层板的顶层和底层走信号线,四层板顶层和底层走信号线,信号线的线宽和路径什么的都和两层板一样,只是四层板增加了负片层,电源和地,分布为TOP-GND-POWER-BOTTOM,现在在这两种情况下那种的 ......
S3S4S5S6 PCB设计
来说说本次ADI实验室电路DIY大赛参赛项目的不足
一直在密切关注本次ADI实验室电路DIY大赛,可以说所有提出申报和最后参与实施的项目个个都没有放过,欣喜的是,通过本次DIY大赛确实看到了不少优秀的作品和众多年轻人的热情及才华,特别是一些 ......
chunyang ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1466  1564  1781  25  1606  48  47  46  32  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved