电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB1006M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1006MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB1006M00DGR概述

CMOS/TTL Output Clock Oscillator, 1006MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB1006M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1006 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
千呼万唤始送来,得捷物料STM32F7508-DK及MAiX Bit开箱小记
本帖最后由 blacksword 于 2022-8-5 22:58 编辑 风中雨中 已经走过了与EEWorld相遇的十几个年头 人生难得能有一个十年,再一个十年 更难得EEWorld的小姐姐们总想着我,在我 ......
blacksword DigiKey得捷技术专区
RS485接口AB间和CAN接口H和L之间 习惯上串一个120Ω电阻,备料只有100Ω,能不能替代?
RS485接口AB间和CAN接口H和L之间 习惯上串一个120Ω电阻,仓库里备料只有100Ω,能不能用100Ω替代120Ω? 544831544830 ...
oyhprince PCB设计
数字示波器
测量电路必不可少的工具 ...
monk2014 测试/测量
基于PCI总线的数据采集系统设计与实现
写在前面 近些年来计算机局部总线技术发生了很大程度的变化,第三代IO(3GIO)技术——PCI-E无论在访问延迟、带宽,还是在扩展性方面都向前迈进了一大步,PCI-E总线技术在硬件方面发生了翻天覆 ......
程序天使 测试/测量
说说我的AVR解锁过程……
以前手上几片ATMEGA169因为看错而被锁,试了几种方法都没法解锁,于是就扔掉了,可是就在昨天我打样的3PCS的ATMEGA88V其中有两片一时大意看错(选择外部晶体我却选了外部时钟)又被锁了,于是用 ......
gh131413 单片机
要求写一篇关于#VHDL语言程序设计中INOUT端口的使用与实例分析#的论文
论文题目:VHDL语言程序设计中INOUT端口的使用与实例分析论文要求:论文的重点是要讨论如何正确使用INOUT端口,可以结合QuartusⅡ软件的综合、仿真结果,举例分析常见错误用法导致的结果与设计 ......
柚子999 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 758  1646  514  794  2647  7  54  24  30  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved