电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1391M00DG

产品描述LVDS Output Clock Oscillator, 1391MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA1391M00DG概述

LVDS Output Clock Oscillator, 1391MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1391M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1391 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Hanker TI M4】第1篇 Jlink升级+工程设置
JLink V8 +MDK5.12 1、jlink固件升级 以前装的是MDK4.71,后来后来换成MDK5.12后没用过JLink。插上JLink后提示升级,手滑点了升级,升级后提示jlink is clone。JLink变砖了,赶快百度。网 ......
ltbytyn 微控制器 MCU
这些有什么做用呀?
在platform.reg注册表中, "Entry"=hex:\ 08,02,40,00,00,00,00,00,00,00,00,00,00,00,0f,00,00,00,00,00,64,ce,e3,03,00,\ 00,00,00,00,00,00,00,67,00,00,00,e0,e8,04,16,28 ......
yuezhiguang.4 嵌入式系统
如何定制一个和Windows Mobile 6.0功能相同的系统
如何定制一个和Windows Mobile 6.0功能相同的系统出来? 希望高手能说明一下! 先感谢了!...
zoloq 嵌入式系统
word2003操作问题:我想把第8张纸定为第一页,怎么办?
word2003操作问题:我想把第8张纸定为第一页,怎么办? 页码的设置,求指导!!!...
37°男人 工作这点儿事
加分贴!非请勿进.
RT...
岚裳 嵌入式系统
WinCE 5.0下的中文输入法不能输入中文
我用的是PB5.0,输入法已经添加进去,并生成了镜像。 可是输入法是灰色的,右下角的“中”字和“半”字都是灰色的,打出来的字仍然是英文字母。 比如新建一个文件夹,重命名的时候,无法出 ......
zxq180 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2402  977  1569  2590  2410  13  52  34  23  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved