电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB132M000DG

产品描述CMOS/TTL Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB132M000DG概述

CMOS/TTL Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB132M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率132 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430单片机常用C语言编程带中文注释
如下列出了C语言例题运行的MSP430F149实验板硬件资源环境,熟悉这些硬件资源,对 于理解程序非常重要。 (1)数码管: 左侧数码管与P5口相连,a~g,h对应P5.0~P5.7 右侧数码管与P4口相连,a ......
fish001 微控制器 MCU
我这里有fpga频率计各个模块的程序和RTL图,谁能帮我弄出波形图?
如题,画出波形图,并简单介绍RTL图和波形图的工作原理,急用,可加我QQ568340583,谢谢了 ...
骑猪上月球 FPGA/CPLD
5月26日新晔&安森美直播回顾:安森美图像传感器,助力汽车、机器视觉和人工智能领...
直播时间:5月26日10:00-11:30 直播主题:安森美图像传感器,助力汽车、机器视觉和人工智能领域发展 观看回放:点击观看 问答汇总: 提问内容 答复内 ......
EEWORLD社区 机器人开发
求wince重启后应用软件及其配置文件被自动删除的解决办法
wince重启后,我在根目录下建立的应用程序配置文件目录及文件都没有了,应用程序也没了。请问该如何解决? 我是wince新手,请各位知道的给个意见,最好能举个例子。谢谢!...
leonwangmeng 嵌入式系统
MSP430F169的封装
数据手册里写的封装是QFP,可是protel99se封装库中QFP有QFP、QFP-1、QFP-2、QFP-3、QFP-4等,请问选哪个啊?...
yushengl 微控制器 MCU
在一个 I2C 总线中,如何处理两个地址一样的从器件?
现在要通过 I2C 接口读写两个一样的从器件; 但这个器件的从地址是固定的; 所以就会产生地址冲突; 请问:有什么简单的办法?...
wang1983ning 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1634  1425  2359  2314  906  31  36  55  51  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved