电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC1075M00DGR

产品描述LVPECL Output Clock Oscillator, 1075MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC1075M00DGR概述

LVPECL Output Clock Oscillator, 1075MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC1075M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1075 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430F5529捕获测频问题求解
在网上看到一篇高精度测频模块论文,我改了一下 ,在闸门时间内,用F5529TA2CCR0捕获测频,可是好像有很大问题,一是捕获值会出现负值,不应该是在0-65535内吗?二是频率误差非常大,不知道为什 ......
成谶 微控制器 MCU
【MSP430共享】基于继电保护装置相位控制的设计
结合继电保护装置对相住测试的需要, 介绍) ~ MS P 4 3 0 单片机产生多路可控制相位的正弦信号来模拟测试继电保护装置的实际动作。 该系统利用了MS P 4 3 0 单 片机的片内资源, 既简化了系统设 ......
鑫海宝贝 微控制器 MCU
现在千兆网都用什么方案?
来自EEWORLD合作群arm fpga linux 嵌入1(63762526) 群主:wangkj...
dake 无线连接
微型高效调频发射模块
1。调频发射模块FM1 19元一个 调频发射模块FM1的体积只有10X36X6毫米(其中高度仅指器件中的最高点),大小和小手指差不多,工作电压为3~8伏,最佳工作电压为6伏,对应的工作电流4~50毫安, ......
rain 单片机
关于rtx的运行效率问题
本帖最后由 jorya_txj 于 2015-9-8 15:23 编辑 rtx有一个很致命的问题就是运行效率问题。rtx在中断里面每调用一次信号量或者事件或者mail box 等系统函数,都会往一个缓冲区里面压,然后触发 ......
jorya_txj 嵌入式系统
【Altera SoC体验之旅】+Altera SoC特点总结
出差三天,昨天刚回来,从物业那拿到板子,板子非常漂亮,上面很多模块非常实用,而且有很好的例程。 186385 SoC FPGA系列的亮点 一是,集成 双核ARM Cortex-A9 MPCore处理器,Altera的Cyc ......
rowen800 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2531  1310  978  980  2054  9  54  14  42  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved