电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

514DBAXXXXXXAAGR

产品描述Clock Generator, 250MHz, CMOS, PDSO6, 5 X 7 MM, ROHS COMPILANT PACKAGE-6
产品类别微控制器和处理器    时钟发生器   
文件大小268KB,共32页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

514DBAXXXXXXAAGR概述

Clock Generator, 250MHz, CMOS, PDSO6, 5 X 7 MM, ROHS COMPILANT PACKAGE-6

514DBAXXXXXXAAGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
零件包装代码SOIC
包装说明SON,
针数6
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-N6
长度7 mm
端子数量6
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率250 MHz
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
认证状态Not Qualified
座面最大高度1.8 mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度5 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
Si514
A
N Y
-F
REQUENCY
I
2
C P
R OG R A MM A B L E
X O ( 1 0 0 k H
Z
Features
TO
250 M H
Z
)
Programmable to any frequency
from 100 kHz to 250 MHz
0.026 ppb frequency tuning
resolution
Glitch suppression on OE, power
on and frequency transitions
1 ps phase jitter (rms, max)
2- to 4-week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO for power supply
noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Industry standard 5 x 7 and
3.2 x 5 mm packages
–40 to 85
o
C operation
Si5602
Ordering Information:
See page 25.
Pin Assignments:
See page 24.
Applications
All-digital PLLs
DAC+ VCXO replacement
SONET/SDH/OTN
3G-SDI/HD-SDI/SDI
Datacom
Industrial automation
FPGA/ASIC clock generation
FPGA synchronization
SDA
SCL
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Description
The Si514 user-programmable I
2
C XO utilizes Silicon Laboratories' advanced PLL
technology to provide any frequency from 100 kHz to 250 MHz with programming
resolution of 0.026 parts per billion. The Si514 uses a single integrated crystal and
Silicon Labs’ proprietary DSPLL synthesizer to generate any frequency across this
range using simple I
2
C commands. Ultra-fine tuning resolution replaces DACs and
VCXOs with an all-digital PLL solution that improves performance where
synchronization is necessary or in free-running reference clock applications. This
solution provides superior supply noise rejection, simplifying low jitter clock
generation in noisy environments. Crystal ESR and DLD are individually
production-tested to guarantee performance and enhance reliability.
The Si514 is factory-configurable for a wide variety of user specifications, including
startup frequency, I
2
C address, supply voltage, output format, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long lead
times and non-recurring engineering charges associated with custom frequency
oscillators.
Functional Block Diagram
Preliminary Rev. 0.9 3/11
Copyright © 2011 by Silicon Laboratories
Si514
单片机如何接收并使用电脑发送来的数据?
请教各位大虾: 例如,电脑上我有一个文本文档,上面有一行数字:1 0 3。1代表单片机地址,0代表单片机带动电机的正反转,3代表转的圈数。我想知道电脑与单片机通信之后,单片机如何把这三 ......
GLINT 单片机
[转载].原来可以这样玩.[水文]
开学初: 开学一周后: 开学两周后: ----------------------------- 期中考试前:期中考试:期中考试1天后: --------------------- ......
yuphone 聊聊、笑笑、闹闹
凔海笔记之FPGA(二):聊聊FPGA的内部结构_上
以我现在的水平来说FPGA内部结构,那简直就是管中窥豹,盲人摸象,螳臂挡车,猪鼻子插大蒜,总之,定会献丑与众,贻笑大方。 不过,跳过去有难以给“强迫症癌”晚期的我 ......
凔海 FPGA/CPLD
很经典的功放电路
本帖最后由 paulhyde 于 2014-9-15 09:38 编辑 很经典的功放电路 ...
yanghaibo1121 电子竞赛
C2000课程学完了,考试也过了,怎样才能优惠价购买呢?
如题,不是说周三公布么?还是有什么其他联系方式?...
lxc115 微控制器 MCU
FATFS文件系统问题求助
菜鸟求助喽……高手赐教哦…… 这几天学习FATFS文件系统,上网查资料说是这可以移植到51、AVR、ARM等各种微控制器中,其FATFS特点如下: 1、分离缓冲的FAT结构和每一个文件,适合快速访问 ......
cuizhihao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2740  1346  177  1194  505  28  48  19  31  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved