电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JC98M0000DGR

产品描述CMOS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530JC98M0000DGR概述

CMOS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530JC98M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率98 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
pcb雕刻机diy
还没开雕,正在调试...
dereklxc PCB设计
【NUCLEO-WL55JC2测评】+开发环境的建立及资料准备
【NUCLEO-WL55JC2测评】+开发环境的建立及资料准备 一、NUCLEO-WL55JC2开发工具 IAR compiler(EWARM version 8.30.1)及以上 https://www.iar.com/iar-embedded-workbench/#!?architec ......
蓝雨夜 测评中心专版
小蛋挞教你区分 手台功放和中继台的区别 扫盲贴
手台是人们对手持对讲机的简称,手台一般的收发制式为FM,功率大概在5W左右,频率范围在VHF:144-148,UHF:430-440业余业务专用频段,支持发射和接收,采用半双工的工作模式。 482679 车 ......
Stephenhu1984 无线连接
【DIY体验师】招募结果
活动详情:https://bbs.eeworld.com.cn/thread-370186-1-1.html 我们根据先回帖者优先考虑的原则,最终我们选择 daijun 作为我们新版遥控坦克的体验师。:handshake 另外由于 ddllxxrr 通 ......
苏莎莎 DIY/开源硬件专区
xilinx全局时钟的问题??
有没有不使用专用时钟引脚输入,而使用xilinx 全局fpga时钟布线,谢谢??...
eeleader FPGA/CPLD
汽车电动车窗控制电路设计
  立帜汽车电子网在湖南长丰汽车制造股份有限公司一款新车型设计中,根据整车定义,电动车窗在基础车型的基础上增加了离车自动关窗功能和防夹功能。同时要求在设计过程中尽可能使用基础车型已 ......
decho0821 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1519  1600  481  1956  1032  42  41  12  54  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved