电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB683M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB683M000DGR概述

CMOS/TTL Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB683M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率683 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
SD卡升级引发的问题
我的机子用SD卡升级,发现有一定概率出现这样的问题: 升级完成后,重启系统会停死在OEMLaunch的时候 请问有经验的朋友们,这大概会是什么样的问题,这个机率在百分之几。 串 ......
沧海蝴蝶 嵌入式系统
关于双电源供电情况讨论
最近在学习DSP,用的是2812,在学习的过程中,对于它的双电源供电作了比较特殊的要求,上电,先内核后I/O,掉电先I/O后内核。因此就有疑问,是不是对于所有的MCU的双电源供电都需要做这样的操作 ......
koday22 DSP 与 ARM 处理器
单片机程序有时会死机和看门狗设置有关吗?
程序 ;PCON EQU 087H;电源控制寄存器 ;mov auxr,#1;禁止ALE脚的脉冲输出 注意前面有分号 是不是注释的意思?还是命令? 另外程序死机是不是和看门狗的设置有关系?...
一无所知 嵌入式系统
用FPGA实现CIMT编码
最近在做一个课题,是用FPGA实现光纤的视频传输。 由于光纤中不能传输普通的二进制码,因而要将这二进制码转换为“光纤线路码”。 而我用到的是“CIMT”码。也就是条件翻转主跳变码。我查了下 ......
ckwangwei FPGA/CPLD
LM3S5749的功耗测试的笔记
49090一篇基于LM3S5749的功耗测试的笔记。里面有一些实验数据和一些控制功耗方法的简单介绍 ...
eeleader 微控制器 MCU
打算和PIC32MZ的中断死磕到底了
自己有点强迫症,不想用harmony,主要也是这东西三两天也搞不定,因此中断都自己写。连续几天的奋战,初始化中断所需的向量基址和偏移量,定时器和输出比较中断都搞起来了,昨天和今天搞UART就 ......
asdmaill Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1800  1550  2753  441  2461  48  42  3  28  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved