电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V05L35PFG8

产品描述Dual-Port SRAM, 8KX8, 35ns, CMOS, PQFP64, 14 X 14 MM, 1.40 MM HEIGHT, GREEN, TQFP-64
产品类别存储    存储   
文件大小160KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70V05L35PFG8概述

Dual-Port SRAM, 8KX8, 35ns, CMOS, PQFP64, 14 X 14 MM, 1.40 MM HEIGHT, GREEN, TQFP-64

70V05L35PFG8规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
包装说明14 X 14 MM, 1.40 MM HEIGHT, GREEN, TQFP-64
Reach Compliance Codeunknown
ECCN代码EAR99
最长访问时间35 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
JESD-30 代码S-PQFP-G64
JESD-609代码e3
长度14 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量64
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
座面最大高度1.6 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 8 DUAL-PORT
STATIC RAM
IDT70V05S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V05S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V05L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
IDT70V05 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
12R
A
0R
(1,2)
A
12L
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
JUNE 2012
1
©2012 Integrated Device Technology, Inc.
DSC 2941/10
volatile关键字的作用
本帖最后由 dontium 于 2015-1-23 13:25 编辑 volatile提醒编译器它后面所定义的变量随时都有可能改变,因此编译后的程序每次需要存储或读取这个变量的时候,都会直接从变量地址中读取数据。如 ......
虾段 模拟与混合信号
我感觉程序中读写硬件没问题,但为什么却写失败?,大家帮我分析一下
MessageBox(_T("111111111111111"),NULL,MB_OK); /******************************************/ *ptPA=0x00;//写数据成功 RunOrStopFlag=1; int pb1,pb4,pb5; pb1=((*ptPB) ......
pmns 嵌入式系统
FLASH 8M-16文件系统设计,请给思路,文档或者代码
NAND的FLASH,8M或者16M,设计一套管理文件的系统,至少能创建删除文件,读写文件。 请各位帮忙,介绍些文档,网站或者代码例子给我。 谢谢。...
wxiaojin 嵌入式系统
猫叔的FPGA时序约束教程
时序约束是FPGA设计中最基本也是最重要的步骤之一,当然,也是难点之一。相信很多朋友都有过跟我一样的经历,看望很多讲时序约束的文章,对建立/保持时间一顿分析,自己好不容易理解了,发现并 ......
arui1999 下载中心专版
求助:build未产生.sys文件
网上找了个helloWDM的例子,source和makefile也都建好了,build没有显示任何错误,但是就是没有.sys文件出来。我是新手,不知道是不是程序错误。如果程序有错的话build不显示么?该如何查找程序 ......
lostmaple 嵌入式系统
【CN0163】利用具有可编程电源电压的数字角速率传感器ADXRS450检测角速度
电路功能与优势 ADXRS450是一款数字输出陀螺仪,主要用于医疗、工业、仪器仪表、稳定和其它高性能应用。这款陀螺仪具有极佳的抗冲击和振动能力,适合恶劣环境下的应用。 使用 ADXRS450 等数 ......
EEWORLD社区 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2517  2201  552  1105  2724  46  1  54  23  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved