电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA838M000DGR

产品描述LVDS Output Clock Oscillator, 838MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA838M000DGR概述

LVDS Output Clock Oscillator, 838MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA838M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率838 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新手学51单片机,在线求助
作为一个刚入门的单片机小白,老师要求我们完成以下任务: 1) 采用板载的电位器模拟电压变化,能够过模数转换器将电压采集到单片机中。 2) 将采集到的数据通过 RS232 接口发送到 PC 中, ......
一个还没入门的渣渣 51单片机
gprs 连接问题 (MC39I)
本人做了一款GPRS测量系统,使用的模块是MC39I,PPP,TCP/IP协议(使用uip1.0)都写好了,测试也可以。但昨天测试时却发现一个奇怪的问题,PPP拨号成功后,一连服务器模块就会返回NO CARRIER的信 ......
huishuijing 嵌入式系统
linux内核移植时,为啥去掉内核的ecc而不是uboot的 ecc???
EEWORLD合作qq群:49900581 群主:wangkj...
/ty追梦人 单片机
低噪声放大器的原理
低噪声放大器 -原理 http://www.chinabaike.com/uploads/allimg/160514/201T62445-0.jpg 接收系统的噪声组成地球站的品质因数(G/T)主要取决于天线和低噪声放大器(LNA)的性能。接收系统的噪声温 ......
tusho 测试/测量
C语言数组的疑问,有请辛昕和其他网友一同来讨论
之前有网友发了《 c语言中数组初始化要用static ?求解释..》的帖子。问题源于一组PPT,但是PPT只是蜻蜓点水,刚好我有凌明老师的这本书,PPT也是上课的幻灯片,书是教材,很搭。于是我就又重新 ......
zca123 编程基础
pcb资料
各位同仁来分享吧 本帖最后由 lsj161 于 2009-3-2 14:28 编辑 ]...
lsj161 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2091  1131  873  836  9  29  33  55  7  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved