电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA65M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA65M0000DG概述

CMOS/TTL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA65M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率65 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
G2231的VLO用起来差好多!有兄弟用过吗
G2231内部的VLO是12K的,SMCLK.ACLK.MCLK均使用VLO。在主程序里让 while(1) { P2OUT |= BIT7 ; P2OUT &= ~BIT7; } 翻转输出。发现高低电平均在600us左右。周期大约是1.2ms。 ......
k410533234 微控制器 MCU
【LMR24220多轨电源参考板】基于WEBENCH的LMR24220设计分析 (1)
本帖最后由 suoma 于 2017-4-23 10:49 编辑 接上一篇帖子 【LMR24220多轨电源参考板】开发板及芯片介绍 - 电源技术 - 电子工程世界-论坛 https://bbs.eeworld.com.cn/thread-528788-1-1.htm ......
suoma 电源技术
24伏的VCC,为何IRF3205导通后电压只有12伏
电路图和仿真如下图所示 ,导通后,IRF3205为何测得只有12V?期待的应该是24V电压? 示波器除了紫色外均对Y设置了偏移,只有紫线对应白线是0伏,其余都是对应各自最低点是0伏 528512 ......
vincent.liu 模拟电子
CF卡启动CE6.0系统
大家好,我是使用研华的PCM-9375开发板,windows CE 6.0,存储是用CF卡,现在发现一个问题,无论是使用Bios Boot Loader或者MS-Dos&Loadcepc都很慢,大约需要两分钟,但是如果通过eboot,在开发 ......
wies 嵌入式系统
串口程序
STM32 串口4程序:) ...
zzp1234 stm32/stm8
布板的时候你是先布地线还是信号线?
很多人布板时候不一样。或者每个人再不同时期布板考虑的因素不同而不一样。调查下。...
youluo 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2477  127  526  2366  2358  39  28  10  17  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved