电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA491M000DG

产品描述CMOS/TTL Output Clock Oscillator, 491MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA491M000DG概述

CMOS/TTL Output Clock Oscillator, 491MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA491M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率491 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何通过MCU截取USB的信号
我现在想通过一个MCU截取一台PC主机和读卡器的信息请问有什么好办法吗,我们的主机是不可以装类似Bushound等软件,而且在MCU截取数据的时候不可以影响PC机和读卡器的正常通讯...
xinqrs 嵌入式系统
关于驱动芯片搭建的驱动电路,引起地线抖动,会处理的帮忙
RT 如果 驱动芯片的输出端空起来 那么当输入信号的时候,驱动芯片工作影响到地,(在输入信号的上升沿和下降沿的时候,地线出现抖动) 我用的是MAX626这块芯片,12V的工作电压,2脚信号输 ......
zzqiang66 嵌入式系统
诚聘嵌入式软件工程师
猎头职位【上海】 岗位职责: 1.参与项目需求分析、设计和开发; 2.参与技术方案的讨论和技术调研; 3.与硬件工程师一起完成嵌入式设备的软硬件调试; 4.根据项目需求,完成软件开发。 任 ......
ff318421749 求职招聘
cpu为何要定时器?和指令周期啥关系?
cpu为何要定时器?和指令周期啥关系?...
radl 嵌入式系统
把USB端口虚拟成网口, 大家给些思路,谢谢!
把USB端口虚拟成网口, 大家给些思路,谢谢!...
zhpuffin 嵌入式系统
谁能帮忙分析下这个电路呢?
谁能帮忙分析下这两个电路啊?他们的唯一区别就是最下面的电容C5和C10接的一个是+5V,一个是-5V。各自在两个输入端给它们加50Hz,10V的正弦信号,用示波器观察末端输出,差别好大啊!第一个图出 ......
hting104 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 360  2871  972  1990  720  18  34  24  12  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved