电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB796M000BGR

产品描述LVPECL Output Clock Oscillator, 796MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB796M000BGR概述

LVPECL Output Clock Oscillator, 796MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB796M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率796 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
设备的驱动器正防止机器进入待机状态
系统待机 恢复的时候暴这个错 怎么编写驱动不出现这个提示?...
hua1232925 嵌入式系统
转让95成新 Fusion StartKit FPGA开发平台套间+FlashPro3 Actel FPGA USB下载器
RT,带发票,原价1480+680=2160元,现700出了交易爽快的赠送《我和LabVIEW一本》和包邮,不多说,上图。QQ282484887 官方的介绍: http://www.embedtools.com/pro_kaifa/FPGA/FlashPro3.asp ......
meihuan 淘e淘
VB
在VB上怎么弄第二个串口?又怎么经过rs232,将从编码器里面获得二进制编码转换成十进制?是下面的这种设置吗?具体该怎么弄?谢谢 MSComm1.CommPort = 1 '设置串口1 MSComm1.Settings = "9600 ......
lobster03 Microchip MCU
in4148的设计求助
想用in4148设计一个温度传感器,当低于28度时单片机工作,高于32度时停止工作。可是手上4148参数的资料太少了,望有高手能给与指点!感谢...
updowncreay 单片机
dsp的3种软件锁相的方法
3种软件锁相的方法:指针归零法,先调频后调相法,调频调相同时进行法。 1.指针归零法: 指针归零法是最简单的软件锁相方法,在捕获输入电压信号过零点的Cap1 中断内,直接将发正弦点的指针归 ......
灞波儿奔 DSP 与 ARM 处理器
以太网控制器RTL8019AS数据手册
以太网控制器RTL8019AS数据手册...
lorant 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1200  2817  618  315  726  13  53  17  52  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved