电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA495M000BGR

产品描述LVPECL Output Clock Oscillator, 495MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA495M000BGR概述

LVPECL Output Clock Oscillator, 495MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA495M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率495 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求一个实现方案
需求描述: 某种机械设备,要求某个动作只能进行规定的时间。假设要求A动作做0.5秒。 目前的实现: 1 取当前时间 2 做A动作(通过IOCTL调用硬件接口) 3 取当前时间 然后3的时间减去1 ......
yytzc 嵌入式系统
Monolithic Instrumentation Amplifiers
本帖最后由 dontium 于 2015-1-23 13:37 编辑 Monolithic Instrumentation Amplifiers ...
安_然 模拟与混合信号
【MSP430共享】基于无线的高压输变电的温度测量系统设计
介绍 了一种基 于无线的 高压 输变电节点温 度测 量的 系统 , 详细介 绍 了该温 度测 量 系统 中温 度探 头的软 硬件设计 。硬件平 台设计采取 TI公 司 Ms P4 3 O系列单 片机加 n RF9 O 5无线 ......
鑫海宝贝 微控制器 MCU
EEWORLD网友线下聚会(北京站)报名啦!
点此观看北京小聚照片集 static/image/hrline/5.gif 电脑面前的你有没有好奇过论坛管管的样子? 来EE看帖的你有没有想过每个ID背后到底是怪蜀黍还是萌妹子? 7月30日(周六)下午 ......
eric_wang 聊聊、笑笑、闹闹
STM8S003 PA1 设置成输出口不成功
各位大侠, 现使用STM8S001 在配置PA1 为输出口一直不能有效控制,同为晶振的引脚PA2则可以有效配置并控制,烧录OPTION BYTE 如 External Clock signal on OSCIN , 时钟配置已为内部时钟 ......
Alex_He stm32/stm8
TMS320C6205视频教程
这几天在学习6205,找到了TMS320C6205视频教程,与大家分享...
songhuaqiang88 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1917  131  652  736  1371  40  36  25  14  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved