电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JB155M000BGR

产品描述CMOS Output Clock Oscillator, 155MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530JB155M000BGR概述

CMOS Output Clock Oscillator, 155MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530JB155M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率155 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
光驱市场目前流行的降噪技术详解
光驱的噪音主要分为机械摩擦噪音和机械震动噪音。前者源自光驱主轴电机带动盘片高速旋转时所发出的摩擦“风声”,以及主轴电机带动激光头读盘时上下移动的摩擦噪音。光驱的速度越高,这种噪音也 ......
songrisi 模拟电子
555集成电路制作全自动充电器制作
555集成电路制作全自动充电器制作+555摩托车防盗报警器电路:) ...
zqy367869 单片机
FPGA 误码仪
如果只是懂点Verilog和用过Quartus ,想问下用FPGA开发误码仪(低频2-4G)要花多久? 谢谢各位高手解答...
zero3360 FPGA/CPLD
android系统应用开发提高篇2
9:google android开发入门与实战视频教程 链接:http://pan.baidu.com/share/link?shareid=1874515226&uk=1781566021 密码:ucuk 10 最新 android 安卓 系统 开发全程实战 视频 教程 源码 零基 ......
楞伽山人 Linux开发
【中科亿海微EQ6HL45开发平台测评体验】+ 全新建立FPGA项目——ehiway_fpga_test0
本帖最后由 mars4zhu 于 2022-10-27 11:15 编辑 全新建立FPGA项目——ehiway_fpga_test0 按照操作步骤,一步步新建工程的流程如下: 流程在最左侧的&ldqu ......
mars4zhu 国产芯片交流
STEVAL-IDB007V1 发射功率模式的疑问
本帖最后由 gs001588 于 2018-2-24 00:45 编辑 STEVAL-IDB007V1 发射功率模式的疑问 查了各种手册,没有找到确切的设置说明。 1、首先对照STEVAL-IDB007V1开发板实物和原理图,D ......
gs001588 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 223  1722  463  1977  994  40  17  20  43  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved