电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531CA80M0000BGR

产品描述CMOS Output Clock Oscillator, 80MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531CA80M0000BGR概述

CMOS Output Clock Oscillator, 80MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531CA80M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率80 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
!带你看看飞思卡尔核心生产车间!
本帖最后由 paulhyde 于 2014-9-15 09:14 编辑 :victory: 暑假去飞思卡尔公司看了看。 有幸深入到了核心地带,飞思卡尔芯片测试(组装)的车间,真的很震惊。 难得一次经历啊~ 一个半标准操 ......
sunnyzhu12 电子竞赛
历年电子大赛试题汇总分类分析
本帖最后由 paulhyde 于 2014-9-15 09:13 编辑 元旦三天彻底颓废了,除了玩就是睡了,马上上班了,想了好久的事还没干,现在补上!!:) 对于电子大赛,我一直建议对试题进行分类分析,因为 ......
jishuaihu 能源基础设施
快速pwm和捕获计算频率
void timer1() { TIMSK=(1...
xzzd1000 Microchip MCU
基于davinci6467的DSP算法移植
封装a.64p成.x64p达芬奇工具链的建立(工程编译步骤) 工具链是指的Linux下对程序的编译环境。在这里通过 codec_engine_1_02\examples\codecs 下的videnc_copy工程封装DSP.com/forum.p ......
fish001 DSP 与 ARM 处理器
【精品】WEBENCH系列培训课程上线!不可错过!
{:1_144:} 好消息!EEworld 大学堂又有重磅新课上线!这次为大家带来的是WEBENCH系列培训课程,精品制作,不可错过! 【课程简介】 WEBENCH Design Environments 是独特而强大的软件 ......
linjiang 模拟与混合信号
菜鸟问题,写C51程序,调试是否不需要仿真器?
公司转让一个 IP ,用户的平台是基于 51 核的。我的任务是把目前 32 位机的代码改写成 51 的 8 位机代码。 初次接触 Keil 51,转换的代码有 C 和 汇编。程序所涉及的主要是数学运算,还有 ......
yoshiki117 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 859  1004  239  266  2087  32  46  16  11  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved