电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC351M000DGR

产品描述LVDS Output Clock Oscillator, 351MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC351M000DGR概述

LVDS Output Clock Oscillator, 351MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC351M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率351 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DIM3517初体验
按照手册烧写了必要的文件 1. 把SD分两个区,一个FAT32,一个EXT3 2. 把启动文件,uboot,uImage放在FAT32分区 3. 把文件系统放在EXT3分区 设置SD卡启动,重新上电。 ... .... ... St ......
chenzhufly 嵌入式系统
FTP远程下载的实现求助
本帖最后由 stm32f103vct6 于 2018-6-4 14:58 编辑 硬件是Linux系统i.mx287 arm处理器。要在板上系统实现拥FTP client方式登录远程的FTP服务器下载更新代码文件,要如何实现,求助个思路 ......
stm32f103vct6 嵌入式系统
晒设计方案+STM32F429i之编译环境熟悉
关于STM32F4的编译环境有多种,主流的为keil(MDK)和IAR两种。个人更倾向于keil,因为之前用F103的时候是用的keil,至于IAR我也很喜欢,IAR更加简洁,也很好用,二者都不错,至于用谁,如 ......
一个小白 stm32/stm8
pcb封装问题
这个是因为我在布局中把这个原件封装的xy坐标打错了,现在才发现这个错误,想改正过来.但是现在又无法选中这个原件封装。求大神们指教 如何解决这个问题:titter: ...
徐小黑 PCB设计
如何评价一个开关电源的好坏
如何评价一个开关电源的好坏?...
xiexie 电源技术
EEWORLD大学堂----模式识别 国防科技大学 蔡宣平
模式识别 国防科技大学 蔡宣平:https://training.eeworld.com.cn/course/5214模式识别就其学术内涵,是一门数据处理、信息分析的学科,就其应用特征讲,属于人工智能、机器学习范畴。 模式识别 ......
木犯001号 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2561  2684  2407  2590  2495  37  12  35  46  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved