电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC96M0000DGR

产品描述LVPECL Output Clock Oscillator, 96MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC96M0000DGR概述

LVPECL Output Clock Oscillator, 96MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC96M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率96 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
09.13【每周讨论】共享上网
现在一个账号多人共享上网的情况应用已经很普通。通过猫再接路由器,共享上网,也许大家都会。但是如果在没有路由器的情况下,也可以共享上网吗? 可以肯定告诉你,是可以的。注意:这种情况 ......
longxtianya 综合技术交流
IE3D中文用户手册
电磁仿真是一种新技术,在复杂微波和射频印刷电路、天线、高速数字电路和其它电子元件设计中,可提供高准确度的分析和设计。IE3D 集成了全波电磁仿真和最优化包,可用于分析和设计三维微带天线 ......
yh19782000 无线连接
matlab平滑滤波器程序
一同学做毕业设计,就差matlab平滑滤波器设计这一块,有没有这一块的源程序啊,希望得到大家的帮助!...
gaoxiao DSP 与 ARM 处理器
我想做一个实时视频合成的东东,请有经验的高人指导
我想做一个3路视频采集后由一路视频输出复合视频信号的实时监控系统, 要求输出的图像在一个屏幕上分成左中右显示,图像适当的缩小以防宽高变形。 请各位高人给我点意见,或是有现成的完 ......
ilikefish DSP 与 ARM 处理器
[LPC54100]LPC5410x Cortex-M4 / M0+ Multicore Applications
本帖最后由 wo4fisher 于 2015-3-10 16:50 编辑 LPC5410x Cortex-M4 / M0+ Multicore Applications LPC5410x 双核开发应用文档 网址:http://www.lpcware.com/content/faq/lpcxpresso/lpc54 ......
wo4fisher NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2370  943  2672  481  2564  3  58  17  31  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved