电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC386M000DG

产品描述LVDS Output Clock Oscillator, 386MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC386M000DG概述

LVDS Output Clock Oscillator, 386MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC386M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率386 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问谁有LCD1602 vhdl的程序
哪位朋友有LCD1602的VHDL程序,最简单,比如说显示一个A字符之类的,我主要想看下过程,看一下在读写命令之前的设置,或是怎么查询忙状态,最好有些注释,通用一点的,有的请发我一个,谢谢,邮箱:che ......
sdaac 嵌入式系统
继电器的技术要求和主要参数
以下如不特别注明,则均以电磁继电器为对象进行阐述 ...
zzzzer16 工业自动化与控制
Keil uVision3仿真的时间问题
我想问一下,在Keil uVision3那里显示 的sec 时间是准确的吗?怎么我用定时器定了2秒钟的时间, 可那里却跑了个6秒多。Keil uVision3那里的晶振我设定的是11.0592Mhz,为什么会有这么大的误差啊 ......
不能自己 单片机
关于指令流水线设计
请问各位,我目前在做基于msp430f149的指控部件设计,所有的问题都能解决,就是流水线的设计一点头绪都没有,谁能帮帮我吗?感激不尽,我可以把目前已经完成的代码发出来...
amdvsxp 嵌入式系统
2013年9月版主芯币奖励公告
根据 EEworld版主规则及版主操作手册https://bbs.eeworld.com.cn/thread-370268-1-1.htmlfile:///C:/Users/Eric/AppData/Local/Temp/ksohtml/wps_clip_image-12848.png2013年9月获得奖励版主名 ......
EEWORLD社区 为我们提建议&公告
www.kingofcoder.com 100MB 免费空间 + 100MB mysql 空间
www.kingofcoder.com 100MB 免费空间 + 100MB mysql 空间 大家快点来呀 JSP, PHP, oracle空间, 很快就会开通, 大家快点登记吧...
wangtengfei 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2808  2389  1367  2600  2367  30  48  45  52  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved