电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531TA42M0000DGR

产品描述CMOS Output Clock Oscillator, 42MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531TA42M0000DGR概述

CMOS Output Clock Oscillator, 42MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531TA42M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率42 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DS-5编译目标程序无法执行且Debug配置项连不上目标板
刚接触ARM DS-5,尝试下'Hello world!',成功连好了RSE,传到目标板的生成程序却无法执行,提示: No such file or directory.且debug配置项连接不上目标板。 我是WINDOWS程序员 ......
CyrusDD FPGA/CPLD
毕业设计:特定人,孤立词的语音识别,是否可行?
请教各位大大:小弟的毕业设计想做个语音识别的模块,如:能够实现识别“前进,后退,向左,向右”这几个特定词。想把这个控制加到做的小车上去。现在的疑问就是这个语音识别是否可实现?方案该 ......
hyelectron stm32/stm8
【NXP Rapid IoT评测】- 开箱及开箱Demo体
本帖最后由 robinqjx 于 2019-2-13 11:13 编辑 【NXP Rapid IoT评测】- 开箱及开箱Demo体验 圣诞到元旦期间休假了,休假期间,接到电话说已经成功申请到NXP Rapid IOT 套件的评估资格,需 ......
robinqjx 无线连接
超级爱好者
学习单片机要哪几方面的知识?谢谢...
ienui 嵌入式系统
cc2640 OAD具体怎么操作
OAD就是 空中下载。 我扫了一遍所有相关的pdf和文件 但 OAD for CC26xx.pdf 这类文档,每次看文档我最头疼这种事了。 看半天又长又乱,尽是在解释,其实我只想知道OAD到底要干什么,能做什 ......
辛昕 无线连接
精通Verilog HDL:IC设计核 ...
500403 ...
至芯科技FPGA大牛 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2805  1938  840  2223  426  36  27  8  4  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved